Pin Descriptions Function Block Macrocell VQ100 CP132 TQ144 PQ208 FT256 I/O Bank 1 1 - - - 2 B3 2 1 2 - - - 208 B4 2 1(GSR) 3 99 A3 143 206 C4 2 1 4 - - 142 205 A2 2 1 5 - - - 203 A3 2 1 6 97 B4 140 202 A4 2 1 7 - - - - - - 1 8 - - - - - - 1 9 - - - - - - 1 10 - - - - - - 1 11 - - - - - - 1 12 96 - 139 201 B5 2 1 13 95 - 138 200 A5 2 1 14 94 A4 137 199 E8 2 1 15 - - - 198 B6 2 1 16 - C5 - 197 C7 2 2(GTS2) 1 1 A1 2 3 D3 2 2 2 - - - 4 C3 2 2(GTS3) 3 2 B2 3 5 E3 2 2 4 - B1 4 6 B2 2 2(GTS0) 5 3 C3 5 7 D4 2 2 6 - - - 8 D2 2 2 7 - - - - - - 2 8 - - - - - - 2 9 - - - - - - 2 10 - - - - - - 2 11 - - - - - - 2(GTS1) 12 4 C2 6 9 E5 2 2 13 - C1 7 10 B1 2 2 14 6 D2 9 12 E4 2 2 15 7 - 10 14 C1 2 2 16 - D1 - - E2 2 3 1 - - 136 196 A6 2 3 2 - B5 135 195 D7 2 3 3 - - 134 194 B7 2 3 4 - A5 - 193 E9 2 3 5 93 - 133 192 A7 2 3 6 C6 191 D8 2 3 7 - - - - - - 3 8 - - - - - - 3 9 - - - - - - 3 10 - - - - - - 3 11 - - - - - - 3 12 92 - - 189 B8 2 3 13 - B6 - 188 C8 2 3 14 91 A6 132 187 A8 2 3 15 - C7 - 186 E11 2 3 16 90 B7 131 185 E10 2 4 1 8 E3 11 15 F2 2 4 2 9 - 12 16 F3 2 4 3 10 E2 13 17 G4 2 4 4 - E1 14 18 G3 2 4 5 11 F3 15 19 F5 2 4 6 12 F2 16 20 G5 2 4 7 - - - - - - 4 8 - - - - - - 4 9 - - - - - - 4 10 - - - - - - 4 11 - - - - - - 4 12 - F1 17 21 H2 2 4 13 13 G1 - 22 H4 2 4 14 - - 18 23 H3 2 4 15 - - - - H1 2 4 16 - - - 25 H5 2 Pin Descriptions (Continued) Function Block Macrocell VQ100 CP132 TQ144 PQ208 FT256 I/O Bank 5 1 - L3 - 49 R1 1 5 2 - - 33 48 N4 1 5 3 - - - 47 N2 1 5(GCK1) 4 23 L2 32 46 M3 1 5 5 L1 31 45 P1 1 5(GCK0) 6 22 K3 30 44 M2 1 5 7 - - - - - - 5 8 - - - - - - 5 9 - - - - - - 5 10 - - - - - - 5 11 - - - - - - 5 12 - - - 43 L3 1 5 13 - - - 41 N1 1 5 14 - - 28 40 L4 1 5 15 - - - 39 M1 1 5 16 - K1 - 38 L5 1 6 1 - M1 34 50 N3 1 6 (CDRST) 2 24 M2 35 51 P2 1 6 3 - - - 54 P4 1 6(GCK2) 4 27 N2 38 55 P5 1 6 5 - - - 56 R2 1 6 6 - - - 57 T1 1 6 7 - - - - - - 6 8 - - - - - - 6 9 - - - - - - 6 10 - - - - - - 6 11 - - - - - - 6(DGE) 12 28 P2 39 58 T2 1 6 13 - M3 40 60 N5 1 6 14 29 N3 41 61 R4 1 6 15 - P3 42 62 M5 1 6 16 30 M4 43 63 R5 1 Pin Descriptions (Continued) Function Block Macrocell VQ100 CP132 TQ144 PQ208 FT256 I/O Bank 7 1 - - - 37 K4 1 7 2 - - - 36 L2 1 7 3 - - - 35 K3 1 7 4 - - - 34 L1 1 7 5 19 J2 26 32 K5 1 7 6 18 J1 25 31 K2 1 7 7 - - - - - - 7 8 - - - - - - 7 9 - - - - - - 7 10 - - - - - - 7 11 17 H3 24 30 J4 1 7 12 16 H2 23 29 K1 1 7 13 15 H1 22 28 J3 1 7 14 14 G3 21 27 J2 1 7 15 - G2 20 - J5 1 7 16 - - 19 - J1 1 8 1 - N4 44 64 R6 1 8 2 - - 45 65 N6 1 8 3 - - 46 66 R3 1 8 4 - - - 67 M6 1 8 5 - - 48 69 T3 1 8 6 32 - 49 70 P6 1 8 7 - - - - - - 8 8 - - - - - - 8 9 - - - - - - 8 10 - - - - - - 8 11 33 M5 50 71 T4 1 8 12 34 N5 51 72 P7 1 8 13 35 P5 52 73 T5 1 8 14 36 M6 - 74 N7 1 8 15 37 N6 - 75 R7 1 8 16 - - - 76 M7 1 Pin Descriptions (Continued) Function Block Macrocell VQ100 CP132 TQ144 PQ208 FT256 I/O Bank 9 1 78 C12 112 160 B13 2 9 2 79 B12 113 161 B14 2 9 3 - - - 162 C13 2 9 4 80 A12 114 163 A15 2 9 5 164 C12 2 9 6 81 C11 115 165 B12 2 9 7 - - - - - - 9 8 - - - - - - 9 9 - - - - - - 9 10 - - - - - - 9 11 - - - 166 D13 2 9 12 82 B11 116 167 A14 2 9 13 - - 117 168 E13 2 9 14 - A11 118 169 A13 2 9 15 - - 119 170 C11 2 9 16 - C10 - 171 A12 2 10 1 77 A13 111 159 A16 2 10 2 76 B13 110 158 B15 2 10 3 74 C13 107 155 C14 2 10 4 73 C14 106 154 G11 2 10 5 72 D12 105 153 B16 2 10 6 71 D13 104 152 D15 2 10 7 - - - - - - 10 8 - - - - - - 10 9 - - - - - - 10 10 - - - - - - 10 11 151 E14 2 10 12 70 D14 103 150 C16 2 10 13 - - - 149 F14 2 10 14 - E12 102 148 F13 2 10 15 - - - 147 E15 2 10 16 - E13 101 146 G13 2 Pin Descriptions (Continued) Function Block Macrocell VQ100 CP132 TQ144 PQ208 FT256 I/O Bank 11 1 - B10 - - B11 2 11 2 - - 173 D11 2 11 3 - A10 - 174 A11 2 11 4 - - - 175 D10 2 11 5 - C9 120 - B10 2 11 6 - - 121 - E12 2 11 7 - - - - - - 11 8 - - - - - - 11 9 - - - - - - 11 10 - - - - - - 11 11 85 A8 124 178 F12 2 11 12 86 B8 125 179 B9 2 11 13 87 C8 126 180 C9 2 11 14 89 - 128 182 C10 2 11 15 - - 129 183 A9 2 11 16 - - 130 184 D9 2 12 1 - - - 145 F15 2 12 2 - - 100 144 G14 2 12 3 - - - 143 E16 2 12 4 - - - 142 H12 2 12 5 - F12 - 140 F16 2 12 6 - F13 - 139 H16 2 12 7 - - - - - - 12 8 - - - - - - 12 9 - - - - - - 12 10 - - - - - - 12 11 68 F14 98 138 G15 2 12 12 - G12 97 137 H13 2 12 13 67 G13 96 136 G16 2 12 14 66 - 95 135 H14 2 12 15 65 - 94 134 H15 2 12 16 - - - - J12 2 Pin Descriptions (Continued) Function Block Macrocell VQ100 CP132 TQ144 PQ208 FT256 I/O Bank 13 1 - N13 75 107 R15 1 13 2 53 N14 76 108 T16 1 13 3 - M12 77 109 N14 1 13 4 54 - - 110 R16 1 13 5 - M13 78 111 N15 1 13 6 55 - 79 112 M15 1 13 7 - - - - - - 13 8 - - - - - - 13 9 - - - - - - 13 10 - - - - - - 13 11 - - - - - - 13 12 - M14 80 113 M13 1 13 13 56 - 81 114 P16 1 13 14 - L12 82 115 N16 1 13 15 - - - 116 L14 1 13 16 - L13 - 117 M14 1 14 1 52 P14 74 106 P15 1 14 2 - - 71 103 P14 1 14 3 50 P12 70 102 P13 1 14 4 - M11 69 101 R13 1 14 5 49 N11 - 100 N13 1 14 6 - P11 68 - R14 1 14 7 - - - - - - 14 8 - - - - - - 14 9 - - - - - - 14 10 - - - - - - 14 11 - - - - - - 14 12 - - - 99 T15 1 14 13 - - 66 97 R12 1 14 14 46 P10 64 95 N11 1 14 15 44 - - - M11 1 14 16 - P9 61 91 N10 1 Pin Descriptions (Continued) Function Block Macrocell VQ100 CP132 TQ144 PQ208 FT256 I/O Bank 15 1 - - - 118 L15 1 15 2 - L14 83 119 L13 1 15 3 - - - 120 M12 1 15 4 - - - 121 M16 1 15 5 - - - 122 K14 1 15 6 - - - 123 L16 1 15 7 - - - - - - 15 8 - - - - - - 15 9 - - - - - - 15 10 - - - - - - 15 11 58 K13 85 125 K15 1 15 12 59 K14 86 126 L12 1 15 13 60 J12 87 127 K16 1 15 14 61 J13 88 128 J14 1 15 15 63 H13 91 - J15 1 15 16 64 H12 92 131 J13 1 16 1 - - - 90 P10 1 16 2 - - - 89 R10 1 16 3 - M8 - 88 T10 1 16 4 - - - 87 R9 1 16 5 43 N8 60 86 N9 1 16 6 42 - 59 85 M8 1 16 7 - - - - - - 16 8 - - - - - - 16 9 - - - - - - 16 10 - - - - - - 16 11 41 P8 58 84 T8 1 16 12 40 M7 57 83 P8 1 16 13 39 N7 56 82 R8 1 16 14 - - - 80 T7 1 16 15 - - 54 78 N8 1 16 16 - P6 53 77 T6 1 Notes: 1. GTS = global output enable, GSR = global reset/set, GCK = global clock, CDRST = clock divide reset, DGE = DataGATE enable. Pin Descriptions (Continued) Function Block Macrocell VQ100 CP132 TQ144 PQ208 FT256 I/O Bank